El Agilent/HP 81142A serial Pulse generador de dades permet mesuraments de capa física fiable per als dissenys d'autobús d'alta velocitat i per als científics la realització d'investigació de laboratori fonamental. El Agilent/HP 81142A sèrie generador de dades de pols proporciona el que es necessita per dur a terme proves de capa física, per exemple, de precisió els senyals de jitter baix o el control total de fluxos de dades per a les proves d'estrès. La seva modulació de retard lineal és essencial per a la tolerància de nervis i mesures de transferència de jitter.
Característiques i especificacions de:
Trets:
● Pols, patró de dades i generació de PRBS fins a 13,5 GHz
● Sortides diferencials per a dades, rellotge i Trigger
● Activador i entrada de rellotge extern
● Temps de transició més ràpids< 20="">
● Formats de dades: NRZ, R1 i RZ
● Jitter baix, senyals d'alta precisió amb jitter< 1="" ps="">
● 1 GHz de modulació de dispersió
● Generació de PRBS de 25 -1 a 231-1
● Memòria Mbit 32 per a llargs, "món real" patrons
● Seqüenciació i cargolar per a dades basades en protocols
● Capacitats de desencadenador d'esdeveniments
● Rellotge de subreate per a la generació fàcil de rellotge de referència
Especificacions:
● Freqüència: 150 MHz a 13,5 GHz
● Canals de sortida:
dades del canal oSingle i rellotge
Odiferencial o d'un sol acabat
● Activació:
oAux in (Trigger in): permet a l'usuari connectar un senyal per canviar entre el patró a i B, o per suprimir el senyal de sortida
oTrigger out: permet a l'usuari proporcionar un activador per a un altre dispositiu
● Formats de dades: RZ, R1, NRZ
● Cicle de treball: 35ps a període-35ps
● Interval de retard/rellotge/dades: ± 0,75 ns amb una resolució de 100 FS
● Rang de modulació de retard:-100 PS a 100 PS
● Temps de transició (10/90):< 25="">
● Jitter (mode rellotge): 1 PS RMS típic
● Jitter (mode de dades): 9 PS PP típic
● Banda ampla de modulació de jitter: DC-1 GHz
● L'amplitud/resolució de sortida de dades: 0.1 V a 1.8 V amb resolució 5mV
● Voltatge de sortida finestra:-2V a 3V
● Seqüenciació i Looping: 1 nivell de fins a 4 blocs
● Memòria: 32Mbit
Connector de sortida de canal: 2,4 mm
● Interfícies: GPIB, LAN, impressora paral. lel, VGA, 4 x USB 2,0, 1 x USB 1,1
● Sortida de dades (dades fora de l'arxiu)
Taronja de funcionament:
■ 150 MHz a 13,5 GHz
■ Per a RZ/R1: min. 620 MHz
■< 620="" mhz="" only="" with="" external="">
■ Per a RZ/R1/Pulse fins 13,5 GHz
precisió d'Ofrequència: ± 15 ppm típic
precisió Oample: ± 20 PS
oFormat: NRZ, normal o invertida, RZ, R1
de l'Oamplitud/resolució: 0,10 V a 1,8 V, pas 5 mV
finestra de voltatge oOutput:-2,0 V a + 3,0 V
nivells Opredefinits: ECL, PECL (3,3 V), LVDS, CML
temps d'Otransició:
■ (20% a 80%)< 20="">
■ (10% a 90%)< 25="">
oLow jitter intrínsec: 9 PSPP típic
interval de retard oClock/data: ± 0,75 ns en passos 100 FS
voltatge de terminació Oextern:-2,0 V fins a + 3,0 V
punt ocult: ajustable del 20% al 80% típic
oRZ/R1 amplada: 70 PS a període-70 PS
amplada Opulsa: 35 PS a període-35 PS
oSingle error injectar: Afegeix errors individuals a la demanda
error oFixed injectar: les proporcions d'error fixes d' 1 error en 10n miques, n = 1... 12
oInterface: diferencial o d'un sol acabat, DC acoblat, 50 Ω
oConnector: 2,4 mm femella
● Sortida del rellotge (CLK fora)
Oamplitud/resolució: 0,1 VPP a 1,8 VPP, 5 mV passos
finestra de voltatge oOutput:-2,00 V a + 2,8 V
temps d'Otransició:
■ (20% a 80%)< 20="">
■ (10% a 90%)< 25="">
voltatge de terminació Oextern:-2,0 V fins a + 3,0 V
oJitter:< 1="" psrms="">
oInterface: diferencial o d'un sol acabat, DC acoblat, impedància de sortida 50 Ω
oConnector: 2,4 mm femella
● Sortida del rellotge subrate (SUB CLK fora)
per generar rellotges de referència que són subreats de la taxa de dades
factors d'Odivisor: N = 2, 3... 128
oLevels:
■ Alt: + 0,5 V
■ Baix:-0,5 V típic
temps d'Otransició: 35 PS típics
oInterface: DC acoblat, 50 Ω
oConnector: SMA Femella
● Entrada del rellotge (CLK IN)
Ges un rellotge extern com a generador de rellotge
Oamplitud: 200 mV a 2 V
oInterface: AC acoblada, 50 Ω nominal
oConnector: SMA Femella, panell frontal
● Entrada de referència de 10 MHz (10 MHZ REF. en)
oIf s'aplica un rellotge de referència de 10 MHz, el PLL generant el rellotge intern perquè el generador de rellotge es bloqueig al senyal aplicat
Oamplitud: 200 mV a 2 V
oInterface: AC acoblada, 50 Ω nominal
oConnector: BNC, panell posterior
● Sortida de referència de 10 MHz (10 MHZ REF.)
Ges un rellotge extern com a generador de rellotge
Oamplitud: 1 V a 50 Ω típic
oInterface: AC acoblada, impedància de sortida 50 Ω
oConnector: BNC, panell posterior
● Entrada de control de retard (retard CTRL IN)
el senyal Oextern aplicat a l'entrada de control de retard varia el retard entre la sortida de dades i la sortida del rellotge
oThis es pot utilitzar per generar senyals jittered per emfatitzar el dispositiu sota la prova
Taronja:-100 PS a + 100 PS
Osensibilitat: 400 PS/V típic
oLinearity: ± 5% típic
o3dB d'ample de banda de modulació: DC a 1 GHz
oLevels:-250 mV a + 250 mV
oInterface: DC acoblat, 50 Ω nominal
oConnector: SMA Femella
● Error afegir entrada (afegir ERROR)
Oafegeix un sol error a la sortida de dades per a cada vora ascendent a l'entrada
oLevels: compatible TTL
oInterface: DC acoblat, 50 Ω nominal
oConnector: SMA Femella
● Sortida de l'activador (ACTIVADOR)
Oproveeix un senyal de gallet sincronitzat amb el patró
oFor utilitzar amb un oscil·loscopi o un altre equip de prova
oPulse amplada: ona quadrada
temps d'Otransició: 35 PS típics
oLevels:
■ Alt: + 0,5 V
■ Baix:-0,5 V típic
oInterface: DC acoblat, 50 Ω nominal, d'un sol acabat o diferencial
oConnector: SMA Femella
● Entrada AUX (AUX IN) (activar)
Oquan s'activa la manera de patró alternatiu la memòria es dividirà en peces de remolc
l'oUser pot definir un patró per a cada part
oLevels: compatible TTL
oInterface: DC acoblat, 50 Ω nominal
oConnector: SMA Femella
Etiquetes populars: utilitza Pulse Data Generator Agilent 81142a, els fabricants, comprar, baix preu, en estoc










